Merge branch 'master' of git://git.denx.de/u-boot-sunxi
This commit is contained in:
		
						commit
						a6d4cd4778
					
				|  | @ -649,6 +649,14 @@ config ARCH_SUNXI | |||
| 	select USB_STORAGE if DISTRO_DEFAULTS | ||||
| 	select USB_KEYBOARD if DISTRO_DEFAULTS | ||||
| 	select USE_TINY_PRINTF | ||||
| 	imply PRE_CONSOLE_BUFFER | ||||
| 	imply SPL_GPIO_SUPPORT | ||||
| 	imply SPL_LIBCOMMON_SUPPORT | ||||
| 	imply SPL_LIBDISK_SUPPORT | ||||
| 	imply SPL_LIBGENERIC_SUPPORT | ||||
| 	imply SPL_MMC_SUPPORT if GENERIC_MMC | ||||
| 	imply SPL_POWER_SUPPORT | ||||
| 	imply SPL_SERIAL_SUPPORT | ||||
| 
 | ||||
| config TARGET_TS4600 | ||||
| 	bool "Support TS4600" | ||||
|  | @ -1049,6 +1057,8 @@ source "arch/arm/mach-sti/Kconfig" | |||
| 
 | ||||
| source "arch/arm/mach-stm32/Kconfig" | ||||
| 
 | ||||
| source "arch/arm/mach-sunxi/Kconfig" | ||||
| 
 | ||||
| source "arch/arm/mach-tegra/Kconfig" | ||||
| 
 | ||||
| source "arch/arm/mach-uniphier/Kconfig" | ||||
|  | @ -1121,7 +1131,6 @@ source "board/spear/spear320/Kconfig" | |||
| source "board/spear/spear600/Kconfig" | ||||
| source "board/spear/x600/Kconfig" | ||||
| source "board/st/stv0991/Kconfig" | ||||
| source "board/sunxi/Kconfig" | ||||
| source "board/syteco/zmx25/Kconfig" | ||||
| source "board/tcl/sl50/Kconfig" | ||||
| source "board/birdland/bav335x/Kconfig" | ||||
|  |  | |||
|  | @ -25,7 +25,7 @@ struct sunxi_ccm_reg { | |||
| 	u32 pll6_cfg;		/* 0x28 pll6 control */ | ||||
| 	u32 reserved5; | ||||
| 	u32 pll7_cfg;		/* 0x30 pll7 control */ | ||||
| 	u32 reserved6; | ||||
| 	u32 sata_pll_cfg;	/* 0x34 SATA pll control (R40 only) */ | ||||
| 	u32 pll8_cfg;		/* 0x38 pll8 control */ | ||||
| 	u32 reserved7; | ||||
| 	u32 mipi_pll_cfg;	/* 0x40 MIPI pll control */ | ||||
|  | @ -58,7 +58,8 @@ struct sunxi_ccm_reg { | |||
| 	u32 i2s1_clk_cfg;	/* 0xb4 I2S1 clock control */ | ||||
| 	u32 reserved10[2]; | ||||
| 	u32 spdif_clk_cfg;	/* 0xc0 SPDIF clock control */ | ||||
| 	u32 reserved11[2]; | ||||
| 	u32 reserved11; | ||||
| 	u32 sata_clk_cfg;	/* 0xc8 SATA clock control (R40 only) */ | ||||
| 	u32 usb_clk_cfg;	/* 0xcc USB clock control */ | ||||
| 	u32 gmac_clk_cfg;	/* 0xd0 GMAC clock control */ | ||||
| 	u32 reserved12[7]; | ||||
|  | @ -224,6 +225,8 @@ struct sunxi_ccm_reg { | |||
| #define CCM_PLL6_CTRL_K_MASK		(0x3 << CCM_PLL6_CTRL_K_SHIFT) | ||||
| #define CCM_PLL6_CTRL_LOCK		(1 << 28) | ||||
| 
 | ||||
| #define CCM_SATA_PLL_DEFAULT		0x90005811 /* 100 MHz */ | ||||
| 
 | ||||
| #define CCM_MIPI_PLL_CTRL_M_SHIFT	0 | ||||
| #define CCM_MIPI_PLL_CTRL_M_MASK	(0xf << CCM_MIPI_PLL_CTRL_M_SHIFT) | ||||
| #define CCM_MIPI_PLL_CTRL_M(n)		((((n) - 1) & 0xf) << 0) | ||||
|  | @ -280,7 +283,12 @@ struct sunxi_ccm_reg { | |||
| #define AHB_GATE_OFFSET_USB_EHCI1	27 | ||||
| #define AHB_GATE_OFFSET_USB_EHCI0	26 | ||||
| #endif | ||||
| #ifndef CONFIG_MACH_SUN8I_R40 | ||||
| #define AHB_GATE_OFFSET_USB0		24 | ||||
| #else | ||||
| #define AHB_GATE_OFFSET_USB0		25 | ||||
| #define AHB_GATE_OFFSET_SATA		24 | ||||
| #endif | ||||
| #define AHB_GATE_OFFSET_MCTL		14 | ||||
| #define AHB_GATE_OFFSET_GMAC		17 | ||||
| #define AHB_GATE_OFFSET_NAND0		13 | ||||
|  | @ -315,6 +323,9 @@ struct sunxi_ccm_reg { | |||
| #define CCM_MMC_CTRL_PLL6		(0x1 << 24) | ||||
| #define CCM_MMC_CTRL_ENABLE		(0x1 << 31) | ||||
| 
 | ||||
| #define CCM_SATA_CTRL_ENABLE		(0x1 << 31) | ||||
| #define CCM_SATA_CTRL_USE_EXTCLK	(0x1 << 24) | ||||
| 
 | ||||
| #define CCM_USB_CTRL_PHY0_RST (0x1 << 0) | ||||
| #define CCM_USB_CTRL_PHY1_RST (0x1 << 1) | ||||
| #define CCM_USB_CTRL_PHY2_RST (0x1 << 2) | ||||
|  | @ -417,6 +428,9 @@ struct sunxi_ccm_reg { | |||
| #define CCM_PLL11_PATTERN		0xf5860000 | ||||
| 
 | ||||
| /* ahb_reset0 offsets */ | ||||
| #ifdef CONFIG_MACH_SUN8I_R40 | ||||
| #define AHB_RESET_OFFSET_SATA		24 | ||||
| #endif | ||||
| #define AHB_RESET_OFFSET_GMAC		17 | ||||
| #define AHB_RESET_OFFSET_MCTL		14 | ||||
| #define AHB_RESET_OFFSET_MMC3		11 | ||||
|  |  | |||
|  | @ -18,6 +18,8 @@ | |||
| #define SUNXI_SRAM_D_BASE		0x00010000	/* 4 kiB */ | ||||
| #define SUNXI_SRAM_B_BASE		0x00020000	/* 64 kiB (secure) */ | ||||
| 
 | ||||
| #define SUNXI_DE2_BASE			0x01000000 | ||||
| 
 | ||||
| #ifdef CONFIG_MACH_SUN8I_A83T | ||||
| #define SUNXI_CPUCFG_BASE		0x01700000 | ||||
| #endif | ||||
|  | @ -46,7 +48,9 @@ | |||
| #define SUNXI_USB1_BASE			0x01c14000 | ||||
| #endif | ||||
| #define SUNXI_SS_BASE			0x01c15000 | ||||
| #if !defined(CONFIG_MACH_SUNXI_H3_H5) && !defined(CONFIG_MACH_SUN50I) | ||||
| #define SUNXI_HDMI_BASE			0x01c16000 | ||||
| #endif | ||||
| #define SUNXI_SPI2_BASE			0x01c17000 | ||||
| #define SUNXI_SATA_BASE			0x01c18000 | ||||
| #ifdef CONFIG_SUNXI_GEN_SUN4I | ||||
|  | @ -164,6 +168,10 @@ defined(CONFIG_MACH_SUN50I) | |||
| #define SUNXI_MP_BASE			0x01e80000 | ||||
| #define SUNXI_AVG_BASE			0x01ea0000 | ||||
| 
 | ||||
| #if defined(CONFIG_MACH_SUNXI_H3_H5) || defined(CONFIG_MACH_SUN50I) | ||||
| #define SUNXI_HDMI_BASE			0x01ee0000 | ||||
| #endif | ||||
| 
 | ||||
| #define SUNXI_RTC_BASE			0x01f00000 | ||||
| #define SUNXI_PRCM_BASE			0x01f01400 | ||||
| 
 | ||||
|  |  | |||
|  | @ -0,0 +1,124 @@ | |||
| /*
 | ||||
|  * Sunxi platform display controller register and constant defines | ||||
|  * | ||||
|  * (C) Copyright 2017 Jernej Skrabec <jernej.skrabec@siol.net> | ||||
|  * | ||||
|  * Based on out of tree Linux DRM driver defines: | ||||
|  * Copyright (C) 2016 Jean-Francois Moine <moinejf@free.fr> | ||||
|  * Copyright (c) 2016 Allwinnertech Co., Ltd. | ||||
| * | ||||
|  * SPDX-License-Identifier:	GPL-2.0+ | ||||
|  */ | ||||
| 
 | ||||
| #ifndef _SUNXI_DISPLAY2_H | ||||
| #define _SUNXI_DISPLAY2_H | ||||
| 
 | ||||
| /* internal clock settings */ | ||||
| struct de_clk { | ||||
| 	u32 gate_cfg; | ||||
| 	u32 bus_cfg; | ||||
| 	u32 rst_cfg; | ||||
| 	u32 div_cfg; | ||||
| 	u32 sel_cfg; | ||||
| }; | ||||
| 
 | ||||
| /* global control */ | ||||
| struct de_glb { | ||||
| 	u32 ctl; | ||||
| 	u32 status; | ||||
| 	u32 dbuff; | ||||
| 	u32 size; | ||||
| }; | ||||
| 
 | ||||
| /* alpha blending */ | ||||
| struct de_bld { | ||||
| 	u32 fcolor_ctl; | ||||
| 	struct { | ||||
| 		u32 fcolor; | ||||
| 		u32 insize; | ||||
| 		u32 offset; | ||||
| 		u32 dum; | ||||
| 	} attr[4]; | ||||
| 	u32 dum0[15]; | ||||
| 	u32 route; | ||||
| 	u32 premultiply; | ||||
| 	u32 bkcolor; | ||||
| 	u32 output_size; | ||||
| 	u32 bld_mode[4]; | ||||
| 	u32 dum1[4]; | ||||
| 	u32 ck_ctl; | ||||
| 	u32 ck_cfg; | ||||
| 	u32 dum2[2]; | ||||
| 	u32 ck_max[4]; | ||||
| 	u32 dum3[4]; | ||||
| 	u32 ck_min[4]; | ||||
| 	u32 dum4[3]; | ||||
| 	u32 out_ctl; | ||||
| }; | ||||
| 
 | ||||
| /* VI channel */ | ||||
| struct de_vi { | ||||
| 	struct { | ||||
| 		u32 attr; | ||||
| 		u32 size; | ||||
| 		u32 coord; | ||||
| 		u32 pitch[3]; | ||||
| 		u32 top_laddr[3]; | ||||
| 		u32 bot_laddr[3]; | ||||
| 	} cfg[4]; | ||||
| 	u32 fcolor[4]; | ||||
| 	u32 top_haddr[3]; | ||||
| 	u32 bot_haddr[3]; | ||||
| 	u32 ovl_size[2]; | ||||
| 	u32 hori[2]; | ||||
| 	u32 vert[2]; | ||||
| }; | ||||
| 
 | ||||
| struct de_ui { | ||||
| 	struct { | ||||
| 		u32 attr; | ||||
| 		u32 size; | ||||
| 		u32 coord; | ||||
| 		u32 pitch; | ||||
| 		u32 top_laddr; | ||||
| 		u32 bot_laddr; | ||||
| 		u32 fcolor; | ||||
| 		u32 dum; | ||||
| 	} cfg[4]; | ||||
| 	u32 top_haddr; | ||||
| 	u32 bot_haddr; | ||||
| 	u32 ovl_size; | ||||
| }; | ||||
| 
 | ||||
| /*
 | ||||
|  * DE register constants. | ||||
|  */ | ||||
| #define SUNXI_DE2_MUX0_BASE			(SUNXI_DE2_BASE + 0x100000) | ||||
| #define SUNXI_DE2_MUX1_BASE			(SUNXI_DE2_BASE + 0x200000) | ||||
| 
 | ||||
| #define SUNXI_DE2_MUX_GLB_REGS			0x00000 | ||||
| #define SUNXI_DE2_MUX_BLD_REGS			0x01000 | ||||
| #define SUNXI_DE2_MUX_CHAN_REGS			0x02000 | ||||
| #define SUNXI_DE2_MUX_CHAN_SZ			0x1000 | ||||
| #define SUNXI_DE2_MUX_VSU_REGS			0x20000 | ||||
| #define SUNXI_DE2_MUX_GSU1_REGS			0x30000 | ||||
| #define SUNXI_DE2_MUX_GSU2_REGS			0x40000 | ||||
| #define SUNXI_DE2_MUX_GSU3_REGS			0x50000 | ||||
| #define SUNXI_DE2_MUX_FCE_REGS			0xa0000 | ||||
| #define SUNXI_DE2_MUX_BWS_REGS			0xa2000 | ||||
| #define SUNXI_DE2_MUX_LTI_REGS			0xa4000 | ||||
| #define SUNXI_DE2_MUX_PEAK_REGS			0xa6000 | ||||
| #define SUNXI_DE2_MUX_ASE_REGS			0xa8000 | ||||
| #define SUNXI_DE2_MUX_FCC_REGS			0xaa000 | ||||
| #define SUNXI_DE2_MUX_DCSC_REGS			0xb0000 | ||||
| 
 | ||||
| #define SUNXI_DE2_FORMAT_XRGB_8888		4 | ||||
| #define SUNXI_DE2_FORMAT_RGB_565		10 | ||||
| 
 | ||||
| #define SUNXI_DE2_MUX_GLB_CTL_EN		(1 << 0) | ||||
| #define SUNXI_DE2_UI_CFG_ATTR_EN		(1 << 0) | ||||
| #define SUNXI_DE2_UI_CFG_ATTR_FMT(f)		((f & 0xf) << 8) | ||||
| 
 | ||||
| #define SUNXI_DE2_WH(w, h)			(((h - 1) << 16) | (w - 1)) | ||||
| 
 | ||||
| #endif /* _SUNXI_DISPLAY2_H */ | ||||
|  | @ -3,32 +3,6 @@ if ARCH_SUNXI | |||
| config IDENT_STRING | ||||
| 	default " Allwinner Technology" | ||||
| 
 | ||||
| # FIXME: Should not redefine these Kconfig symbols | ||||
| config PRE_CONSOLE_BUFFER | ||||
| 	default y | ||||
| 
 | ||||
| config SPL_GPIO_SUPPORT | ||||
| 	default y | ||||
| 
 | ||||
| config SPL_LIBCOMMON_SUPPORT | ||||
| 	default y | ||||
| 
 | ||||
| config SPL_LIBDISK_SUPPORT | ||||
| 	default y | ||||
| 
 | ||||
| config SPL_LIBGENERIC_SUPPORT | ||||
| 	default y | ||||
| 
 | ||||
| config SPL_MMC_SUPPORT | ||||
| 	depends on SPL && GENERIC_MMC | ||||
| 	default y | ||||
| 
 | ||||
| config SPL_POWER_SUPPORT | ||||
| 	default y | ||||
| 
 | ||||
| config SPL_SERIAL_SUPPORT | ||||
| 	default y | ||||
| 
 | ||||
| config SUNXI_HIGH_SRAM | ||||
| 	bool | ||||
| 	default n | ||||
|  | @ -58,6 +32,7 @@ config SUNXI_GEN_SUN6I | |||
| 
 | ||||
| config MACH_SUNXI_H3_H5 | ||||
| 	bool | ||||
| 	select DM_I2C | ||||
| 	select SUNXI_DE2 | ||||
| 	select SUNXI_GEN_SUN6I | ||||
| 	select SUPPORT_SPL | ||||
|  | @ -163,6 +138,7 @@ config MACH_SUN9I | |||
| config MACH_SUN50I | ||||
| 	bool "sun50i (Allwinner A64)" | ||||
| 	select ARM64 | ||||
| 	select DM_I2C | ||||
| 	select SUNXI_DE2 | ||||
| 	select SUNXI_GEN_SUN6I | ||||
| 	select SUNXI_HIGH_SRAM | ||||
|  | @ -706,6 +682,16 @@ config SUNXI_DE2 | |||
| 	bool | ||||
| 	default n | ||||
| 
 | ||||
| config VIDEO_DE2 | ||||
| 	bool "Display Engine 2 video driver" | ||||
| 	depends on SUNXI_DE2 | ||||
| 	select DM_VIDEO | ||||
| 	select DISPLAY | ||||
| 	default y | ||||
| 	---help--- | ||||
| 	Say y here if you want to build DE2 video driver which is present on | ||||
| 	newer SoCs. Currently only HDMI output is supported. | ||||
| 
 | ||||
| 
 | ||||
| choice | ||||
| 	prompt "LCD panel support" | ||||
|  | @ -204,7 +204,9 @@ void s_init(void) | |||
| 	clock_init(); | ||||
| 	timer_init(); | ||||
| 	gpio_init(); | ||||
| #ifndef CONFIG_DM_I2C | ||||
| 	i2c_init_board(); | ||||
| #endif | ||||
| 	eth_init_board(); | ||||
| } | ||||
| 
 | ||||
|  |  | |||
|  | @ -51,6 +51,13 @@ void clock_init_safe(void) | |||
| 	writel(MBUS_CLK_DEFAULT, &ccm->mbus0_clk_cfg); | ||||
| 	if (IS_ENABLED(CONFIG_MACH_SUN6I)) | ||||
| 		writel(MBUS_CLK_DEFAULT, &ccm->mbus1_clk_cfg); | ||||
| 
 | ||||
| #if defined(CONFIG_MACH_SUN8I_R40) && defined(CONFIG_SUNXI_AHCI) | ||||
| 	setbits_le32(&ccm->sata_pll_cfg, CCM_SATA_PLL_DEFAULT); | ||||
| 	setbits_le32(&ccm->ahb_reset0_cfg, 0x1 << AHB_GATE_OFFSET_SATA); | ||||
| 	setbits_le32(&ccm->ahb_gate0, 0x1 << AHB_GATE_OFFSET_SATA); | ||||
| 	setbits_le32(&ccm->sata_clk_cfg, CCM_SATA_CTRL_ENABLE); | ||||
| #endif | ||||
| } | ||||
| #endif | ||||
| 
 | ||||
|  |  | |||
|  | @ -280,6 +280,11 @@ S:	Maintained | |||
| F:	configs/Sinlinx_SinA33_defconfig | ||||
| W:	http://linux-sunxi.org/Sinlinx_SinA33 | ||||
| 
 | ||||
| SINOVOIP BPI M2 PLUS H3 BOARD | ||||
| M:	Icenowy Zheng <icenowy@aosc.io> | ||||
| S:	Maintained | ||||
| F:	configs/Sinovoip_BPI_M2_Plus_defconfig | ||||
| 
 | ||||
| SINOVOIP BPI M3 A83T BOARD | ||||
| M:	VishnuPatekar <vishnupatekar0510@gmail.com> | ||||
| S:	Maintained | ||||
|  |  | |||
|  | @ -77,6 +77,100 @@ static int soft_i2c_board_init(void) { return 0; } | |||
| 
 | ||||
| DECLARE_GLOBAL_DATA_PTR; | ||||
| 
 | ||||
| void i2c_init_board(void) | ||||
| { | ||||
| #ifdef CONFIG_I2C0_ENABLE | ||||
| #if defined(CONFIG_MACH_SUN4I) || \ | ||||
|     defined(CONFIG_MACH_SUN5I) || \ | ||||
|     defined(CONFIG_MACH_SUN7I) || \ | ||||
|     defined(CONFIG_MACH_SUN8I_R40) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(0), SUN4I_GPB_TWI0); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(1), SUN4I_GPB_TWI0); | ||||
| 	clock_twi_onoff(0, 1); | ||||
| #elif defined(CONFIG_MACH_SUN6I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(14), SUN6I_GPH_TWI0); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(15), SUN6I_GPH_TWI0); | ||||
| 	clock_twi_onoff(0, 1); | ||||
| #elif defined(CONFIG_MACH_SUN8I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(2), SUN8I_GPH_TWI0); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(3), SUN8I_GPH_TWI0); | ||||
| 	clock_twi_onoff(0, 1); | ||||
| #endif | ||||
| #endif | ||||
| 
 | ||||
| #ifdef CONFIG_I2C1_ENABLE | ||||
| #if defined(CONFIG_MACH_SUN4I) || \ | ||||
|     defined(CONFIG_MACH_SUN7I) || \ | ||||
|     defined(CONFIG_MACH_SUN8I_R40) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(18), SUN4I_GPB_TWI1); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(19), SUN4I_GPB_TWI1); | ||||
| 	clock_twi_onoff(1, 1); | ||||
| #elif defined(CONFIG_MACH_SUN5I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(15), SUN5I_GPB_TWI1); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(16), SUN5I_GPB_TWI1); | ||||
| 	clock_twi_onoff(1, 1); | ||||
| #elif defined(CONFIG_MACH_SUN6I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(16), SUN6I_GPH_TWI1); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(17), SUN6I_GPH_TWI1); | ||||
| 	clock_twi_onoff(1, 1); | ||||
| #elif defined(CONFIG_MACH_SUN8I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(4), SUN8I_GPH_TWI1); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(5), SUN8I_GPH_TWI1); | ||||
| 	clock_twi_onoff(1, 1); | ||||
| #endif | ||||
| #endif | ||||
| 
 | ||||
| #ifdef CONFIG_I2C2_ENABLE | ||||
| #if defined(CONFIG_MACH_SUN4I) || \ | ||||
|     defined(CONFIG_MACH_SUN7I) || \ | ||||
|     defined(CONFIG_MACH_SUN8I_R40) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(20), SUN4I_GPB_TWI2); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(21), SUN4I_GPB_TWI2); | ||||
| 	clock_twi_onoff(2, 1); | ||||
| #elif defined(CONFIG_MACH_SUN5I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(17), SUN5I_GPB_TWI2); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(18), SUN5I_GPB_TWI2); | ||||
| 	clock_twi_onoff(2, 1); | ||||
| #elif defined(CONFIG_MACH_SUN6I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(18), SUN6I_GPH_TWI2); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(19), SUN6I_GPH_TWI2); | ||||
| 	clock_twi_onoff(2, 1); | ||||
| #elif defined(CONFIG_MACH_SUN8I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPE(12), SUN8I_GPE_TWI2); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPE(13), SUN8I_GPE_TWI2); | ||||
| 	clock_twi_onoff(2, 1); | ||||
| #endif | ||||
| #endif | ||||
| 
 | ||||
| #ifdef CONFIG_I2C3_ENABLE | ||||
| #if defined(CONFIG_MACH_SUN6I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPG(10), SUN6I_GPG_TWI3); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPG(11), SUN6I_GPG_TWI3); | ||||
| 	clock_twi_onoff(3, 1); | ||||
| #elif defined(CONFIG_MACH_SUN7I) || \ | ||||
|       defined(CONFIG_MACH_SUN8I_R40) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPI(0), SUN7I_GPI_TWI3); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPI(1), SUN7I_GPI_TWI3); | ||||
| 	clock_twi_onoff(3, 1); | ||||
| #endif | ||||
| #endif | ||||
| 
 | ||||
| #ifdef CONFIG_I2C4_ENABLE | ||||
| #if defined(CONFIG_MACH_SUN7I) || \ | ||||
|     defined(CONFIG_MACH_SUN8I_R40) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPI(2), SUN7I_GPI_TWI4); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPI(3), SUN7I_GPI_TWI4); | ||||
| 	clock_twi_onoff(4, 1); | ||||
| #endif | ||||
| #endif | ||||
| 
 | ||||
| #ifdef CONFIG_R_I2C_ENABLE | ||||
| 	clock_twi_onoff(5, 1); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPL(0), SUN8I_H3_GPL_R_TWI); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPL(1), SUN8I_H3_GPL_R_TWI); | ||||
| #endif | ||||
| } | ||||
| 
 | ||||
| /* add board specific code here */ | ||||
| int board_init(void) | ||||
| { | ||||
|  | @ -128,6 +222,14 @@ int board_init(void) | |||
| 	gpio_direction_output(macpwr_pin, 1); | ||||
| #endif | ||||
| 
 | ||||
| #ifdef CONFIG_DM_I2C | ||||
| 	/*
 | ||||
| 	 * Temporary workaround for enabling I2C clocks until proper sunxi DM | ||||
| 	 * clk, reset and pinctrl drivers land. | ||||
| 	 */ | ||||
| 	i2c_init_board(); | ||||
| #endif | ||||
| 
 | ||||
| 	/* Uses dm gpio code so do this here and not in i2c_init_board() */ | ||||
| 	return soft_i2c_board_init(); | ||||
| } | ||||
|  | @ -406,100 +508,6 @@ int board_mmc_init(bd_t *bis) | |||
| } | ||||
| #endif | ||||
| 
 | ||||
| void i2c_init_board(void) | ||||
| { | ||||
| #ifdef CONFIG_I2C0_ENABLE | ||||
| #if defined(CONFIG_MACH_SUN4I) || \ | ||||
|     defined(CONFIG_MACH_SUN5I) || \ | ||||
|     defined(CONFIG_MACH_SUN7I) || \ | ||||
|     defined(CONFIG_MACH_SUN8I_R40) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(0), SUN4I_GPB_TWI0); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(1), SUN4I_GPB_TWI0); | ||||
| 	clock_twi_onoff(0, 1); | ||||
| #elif defined(CONFIG_MACH_SUN6I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(14), SUN6I_GPH_TWI0); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(15), SUN6I_GPH_TWI0); | ||||
| 	clock_twi_onoff(0, 1); | ||||
| #elif defined(CONFIG_MACH_SUN8I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(2), SUN8I_GPH_TWI0); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(3), SUN8I_GPH_TWI0); | ||||
| 	clock_twi_onoff(0, 1); | ||||
| #endif | ||||
| #endif | ||||
| 
 | ||||
| #ifdef CONFIG_I2C1_ENABLE | ||||
| #if defined(CONFIG_MACH_SUN4I) || \ | ||||
|     defined(CONFIG_MACH_SUN7I) || \ | ||||
|     defined(CONFIG_MACH_SUN8I_R40) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(18), SUN4I_GPB_TWI1); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(19), SUN4I_GPB_TWI1); | ||||
| 	clock_twi_onoff(1, 1); | ||||
| #elif defined(CONFIG_MACH_SUN5I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(15), SUN5I_GPB_TWI1); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(16), SUN5I_GPB_TWI1); | ||||
| 	clock_twi_onoff(1, 1); | ||||
| #elif defined(CONFIG_MACH_SUN6I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(16), SUN6I_GPH_TWI1); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(17), SUN6I_GPH_TWI1); | ||||
| 	clock_twi_onoff(1, 1); | ||||
| #elif defined(CONFIG_MACH_SUN8I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(4), SUN8I_GPH_TWI1); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(5), SUN8I_GPH_TWI1); | ||||
| 	clock_twi_onoff(1, 1); | ||||
| #endif | ||||
| #endif | ||||
| 
 | ||||
| #ifdef CONFIG_I2C2_ENABLE | ||||
| #if defined(CONFIG_MACH_SUN4I) || \ | ||||
|     defined(CONFIG_MACH_SUN7I) || \ | ||||
|     defined(CONFIG_MACH_SUN8I_R40) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(20), SUN4I_GPB_TWI2); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(21), SUN4I_GPB_TWI2); | ||||
| 	clock_twi_onoff(2, 1); | ||||
| #elif defined(CONFIG_MACH_SUN5I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(17), SUN5I_GPB_TWI2); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPB(18), SUN5I_GPB_TWI2); | ||||
| 	clock_twi_onoff(2, 1); | ||||
| #elif defined(CONFIG_MACH_SUN6I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(18), SUN6I_GPH_TWI2); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPH(19), SUN6I_GPH_TWI2); | ||||
| 	clock_twi_onoff(2, 1); | ||||
| #elif defined(CONFIG_MACH_SUN8I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPE(12), SUN8I_GPE_TWI2); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPE(13), SUN8I_GPE_TWI2); | ||||
| 	clock_twi_onoff(2, 1); | ||||
| #endif | ||||
| #endif | ||||
| 
 | ||||
| #ifdef CONFIG_I2C3_ENABLE | ||||
| #if defined(CONFIG_MACH_SUN6I) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPG(10), SUN6I_GPG_TWI3); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPG(11), SUN6I_GPG_TWI3); | ||||
| 	clock_twi_onoff(3, 1); | ||||
| #elif defined(CONFIG_MACH_SUN7I) || \ | ||||
|       defined(CONFIG_MACH_SUN8I_R40) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPI(0), SUN7I_GPI_TWI3); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPI(1), SUN7I_GPI_TWI3); | ||||
| 	clock_twi_onoff(3, 1); | ||||
| #endif | ||||
| #endif | ||||
| 
 | ||||
| #ifdef CONFIG_I2C4_ENABLE | ||||
| #if defined(CONFIG_MACH_SUN7I) || \ | ||||
|     defined(CONFIG_MACH_SUN8I_R40) | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPI(2), SUN7I_GPI_TWI4); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPI(3), SUN7I_GPI_TWI4); | ||||
| 	clock_twi_onoff(4, 1); | ||||
| #endif | ||||
| #endif | ||||
| 
 | ||||
| #ifdef CONFIG_R_I2C_ENABLE | ||||
| 	clock_twi_onoff(5, 1); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPL(0), SUN8I_H3_GPL_R_TWI); | ||||
| 	sunxi_gpio_set_cfgpin(SUNXI_GPL(1), SUN8I_H3_GPL_R_TWI); | ||||
| #endif | ||||
| } | ||||
| 
 | ||||
| #ifdef CONFIG_SPL_BUILD | ||||
| void sunxi_board_init(void) | ||||
| { | ||||
|  |  | |||
|  | @ -7,9 +7,12 @@ CONFIG_DRAM_ODT_EN=y | |||
| CONFIG_MMC0_CD_PIN="PH13" | ||||
| CONFIG_MMC_SUNXI_SLOT_EXTRA=2 | ||||
| CONFIG_DEFAULT_DEVICE_TREE="sun8i-r40-bananapi-m2-ultra" | ||||
| CONFIG_AHCI=y | ||||
| # CONFIG_SYS_MALLOC_CLEAR_ON_INIT is not set | ||||
| CONFIG_SPL=y | ||||
| CONFIG_SPL_I2C_SUPPORT=y | ||||
| # CONFIG_CMD_IMLS is not set | ||||
| # CONFIG_CMD_FLASH is not set | ||||
| # CONFIG_CMD_FPGA is not set | ||||
| CONFIG_AXP_DLDO4_VOLT=2500 | ||||
| CONFIG_AXP_ELDO3_VOLT=1200 | ||||
|  |  | |||
|  | @ -0,0 +1,20 @@ | |||
| CONFIG_ARM=y | ||||
| CONFIG_ARCH_SUNXI=y | ||||
| CONFIG_MACH_SUN8I_H3=y | ||||
| CONFIG_DRAM_CLK=672 | ||||
| CONFIG_DRAM_ZQ=3881979 | ||||
| CONFIG_DRAM_ODT_EN=y | ||||
| CONFIG_MACPWR="PD6" | ||||
| CONFIG_MMC_SUNXI_SLOT_EXTRA=2 | ||||
| CONFIG_DEFAULT_DEVICE_TREE="sun8i-h3-bananapi-m2-plus" | ||||
| # CONFIG_SYS_MALLOC_CLEAR_ON_INIT is not set | ||||
| CONFIG_CONSOLE_MUX=y | ||||
| CONFIG_SPL=y | ||||
| # CONFIG_CMD_IMLS is not set | ||||
| # CONFIG_CMD_FLASH is not set | ||||
| # CONFIG_CMD_FPGA is not set | ||||
| # CONFIG_SPL_DOS_PARTITION is not set | ||||
| # CONFIG_SPL_ISO_PARTITION is not set | ||||
| # CONFIG_SPL_EFI_PARTITION is not set | ||||
| CONFIG_SUN8I_EMAC=y | ||||
| CONFIG_USB_EHCI_HCD=y | ||||
|  | @ -15,3 +15,4 @@ CONFIG_SPL=y | |||
| # CONFIG_SPL_ISO_PARTITION is not set | ||||
| # CONFIG_SPL_EFI_PARTITION is not set | ||||
| CONFIG_USB_EHCI_HCD=y | ||||
| # CONFIG_VIDEO_DE2 is not set | ||||
|  |  | |||
|  | @ -16,3 +16,4 @@ CONFIG_SPL=y | |||
| # CONFIG_SPL_EFI_PARTITION is not set | ||||
| CONFIG_SUN8I_EMAC=y | ||||
| CONFIG_USB_EHCI_HCD=y | ||||
| # CONFIG_VIDEO_DE2 is not set | ||||
|  |  | |||
|  | @ -15,3 +15,4 @@ CONFIG_SPL=y | |||
| CONFIG_SPL_SPI_SUNXI=y | ||||
| CONFIG_SUN8I_EMAC=y | ||||
| CONFIG_USB_EHCI_HCD=y | ||||
| # CONFIG_VIDEO_DE2 is not set | ||||
|  |  | |||
|  | @ -36,6 +36,14 @@ DECLARE_GLOBAL_DATA_PTR; | |||
| #endif | ||||
| #endif /* CONFIG_DM_I2C */ | ||||
| 
 | ||||
| /*
 | ||||
|  * On SUNXI, we get CONFIG_SYS_TCLK from this include, so we want to | ||||
|  * always have it. | ||||
|  */ | ||||
| #if defined(CONFIG_DM_I2C) && defined(CONFIG_ARCH_SUNXI) | ||||
| #include <asm/arch/i2c.h> | ||||
| #endif | ||||
| 
 | ||||
| /*
 | ||||
|  * TWSI register structure | ||||
|  */ | ||||
|  | @ -831,6 +839,7 @@ static const struct dm_i2c_ops mvtwsi_i2c_ops = { | |||
| static const struct udevice_id mvtwsi_i2c_ids[] = { | ||||
| 	{ .compatible = "marvell,mv64xxx-i2c", }, | ||||
| 	{ .compatible = "marvell,mv78230-i2c", }, | ||||
| 	{ .compatible = "allwinner,sun6i-a31-i2c", }, | ||||
| 	{ /* sentinel */ } | ||||
| }; | ||||
| 
 | ||||
|  |  | |||
|  | @ -12,6 +12,7 @@ | |||
| #define SY8106A_VOUT1_SEL 1 | ||||
| #define SY8106A_VOUT1_SEL_ENABLE (1 << 7) | ||||
| 
 | ||||
| #ifdef CONFIG_SPL_BUILD | ||||
| static u8 sy8106a_mvolt_to_cfg(int mvolt, int min, int max, int div) | ||||
| { | ||||
| 	if (mvolt < min) | ||||
|  | @ -27,3 +28,4 @@ int sy8106a_set_vout1(unsigned int mvolt) | |||
| 	u8 data = sy8106a_mvolt_to_cfg(mvolt, 680, 1950, 10) | SY8106A_VOUT1_SEL_ENABLE; | ||||
| 	return i2c_write(SY8106A_I2C_ADDR, SY8106A_VOUT1_SEL, 1, &data, 1); | ||||
| } | ||||
| #endif | ||||
|  |  | |||
|  | @ -6,3 +6,4 @@ | |||
| #
 | ||||
| 
 | ||||
| obj-$(CONFIG_VIDEO_SUNXI) += sunxi_display.o lcdc.o ../videomodes.o | ||||
| obj-$(CONFIG_VIDEO_DE2) += sunxi_de2.o sunxi_dw_hdmi.o lcdc.o ../dw_hdmi.o | ||||
|  |  | |||
|  | @ -0,0 +1,258 @@ | |||
| /*
 | ||||
|  * Allwinner DE2 display driver | ||||
|  * | ||||
|  * (C) Copyright 2017 Jernej Skrabec <jernej.skrabec@siol.net> | ||||
|  * | ||||
|  * SPDX-License-Identifier:	GPL-2.0+ | ||||
|  */ | ||||
| 
 | ||||
| #include <common.h> | ||||
| #include <display.h> | ||||
| #include <dm.h> | ||||
| #include <edid.h> | ||||
| #include <video.h> | ||||
| #include <asm/global_data.h> | ||||
| #include <asm/io.h> | ||||
| #include <asm/arch/clock.h> | ||||
| #include <asm/arch/display2.h> | ||||
| #include <dm/device-internal.h> | ||||
| #include <dm/uclass-internal.h> | ||||
| 
 | ||||
| DECLARE_GLOBAL_DATA_PTR; | ||||
| 
 | ||||
| enum { | ||||
| 	/* Maximum LCD size we support */ | ||||
| 	LCD_MAX_WIDTH		= 3840, | ||||
| 	LCD_MAX_HEIGHT		= 2160, | ||||
| 	LCD_MAX_LOG2_BPP	= VIDEO_BPP32, | ||||
| }; | ||||
| 
 | ||||
| static void sunxi_de2_composer_init(void) | ||||
| { | ||||
| 	struct sunxi_ccm_reg * const ccm = | ||||
| 		(struct sunxi_ccm_reg *)SUNXI_CCM_BASE; | ||||
| 
 | ||||
| #ifdef CONFIG_MACH_SUN50I | ||||
| 	u32 reg_value; | ||||
| 
 | ||||
| 	/* set SRAM for video use (A64 only) */ | ||||
| 	reg_value = readl(SUNXI_SRAMC_BASE + 0x04); | ||||
| 	reg_value &= ~(0x01 << 24); | ||||
| 	writel(reg_value, SUNXI_SRAMC_BASE + 0x04); | ||||
| #endif | ||||
| 
 | ||||
| 	clock_set_pll10(432000000); | ||||
| 
 | ||||
| 	/* Set DE parent to pll10 */ | ||||
| 	clrsetbits_le32(&ccm->de_clk_cfg, CCM_DE2_CTRL_PLL_MASK, | ||||
| 			CCM_DE2_CTRL_PLL10); | ||||
| 
 | ||||
| 	/* Set ahb gating to pass */ | ||||
| 	setbits_le32(&ccm->ahb_reset1_cfg, 1 << AHB_RESET_OFFSET_DE); | ||||
| 	setbits_le32(&ccm->ahb_gate1, 1 << AHB_GATE_OFFSET_DE); | ||||
| 
 | ||||
| 	/* Clock on */ | ||||
| 	setbits_le32(&ccm->de_clk_cfg, CCM_DE2_CTRL_GATE); | ||||
| } | ||||
| 
 | ||||
| static void sunxi_de2_mode_set(int mux, const struct display_timing *mode, | ||||
| 			       int bpp, ulong address) | ||||
| { | ||||
| 	ulong de_mux_base = (mux == 0) ? | ||||
| 			    SUNXI_DE2_MUX0_BASE : SUNXI_DE2_MUX1_BASE; | ||||
| 	struct de_clk * const de_clk_regs = | ||||
| 		(struct de_clk *)(SUNXI_DE2_BASE); | ||||
| 	struct de_glb * const de_glb_regs = | ||||
| 		(struct de_glb *)(de_mux_base + | ||||
| 				  SUNXI_DE2_MUX_GLB_REGS); | ||||
| 	struct de_bld * const de_bld_regs = | ||||
| 		(struct de_bld *)(de_mux_base + | ||||
| 				  SUNXI_DE2_MUX_BLD_REGS); | ||||
| 	struct de_ui * const de_ui_regs = | ||||
| 		(struct de_ui *)(de_mux_base + | ||||
| 				 SUNXI_DE2_MUX_CHAN_REGS + | ||||
| 				 SUNXI_DE2_MUX_CHAN_SZ * 1); | ||||
| 	u32 size = SUNXI_DE2_WH(mode->hactive.typ, mode->vactive.typ); | ||||
| 	int channel; | ||||
| 	u32 format; | ||||
| 
 | ||||
| 	/* enable clock */ | ||||
| #ifdef CONFIG_MACH_SUN8I_H3 | ||||
| 	setbits_le32(&de_clk_regs->rst_cfg, (mux == 0) ? 1 : 4); | ||||
| #else | ||||
| 	setbits_le32(&de_clk_regs->rst_cfg, BIT(mux)); | ||||
| #endif | ||||
| 	setbits_le32(&de_clk_regs->gate_cfg, BIT(mux)); | ||||
| 	setbits_le32(&de_clk_regs->bus_cfg, BIT(mux)); | ||||
| 
 | ||||
| 	clrbits_le32(&de_clk_regs->sel_cfg, 1); | ||||
| 
 | ||||
| 	writel(SUNXI_DE2_MUX_GLB_CTL_EN, &de_glb_regs->ctl); | ||||
| 	writel(0, &de_glb_regs->status); | ||||
| 	writel(1, &de_glb_regs->dbuff); | ||||
| 	writel(size, &de_glb_regs->size); | ||||
| 
 | ||||
| 	for (channel = 0; channel < 4; channel++) { | ||||
| 		void *ch = (void *)(de_mux_base + SUNXI_DE2_MUX_CHAN_REGS + | ||||
| 				    SUNXI_DE2_MUX_CHAN_SZ * channel); | ||||
| 		memset(ch, 0, (channel == 0) ? | ||||
| 			sizeof(struct de_vi) : sizeof(struct de_ui)); | ||||
| 	} | ||||
| 	memset(de_bld_regs, 0, sizeof(struct de_bld)); | ||||
| 
 | ||||
| 	writel(0x00000101, &de_bld_regs->fcolor_ctl); | ||||
| 
 | ||||
| 	writel(1, &de_bld_regs->route); | ||||
| 
 | ||||
| 	writel(0, &de_bld_regs->premultiply); | ||||
| 	writel(0xff000000, &de_bld_regs->bkcolor); | ||||
| 
 | ||||
| 	writel(0x03010301, &de_bld_regs->bld_mode[0]); | ||||
| 
 | ||||
| 	writel(size, &de_bld_regs->output_size); | ||||
| 	writel(mode->flags & DISPLAY_FLAGS_INTERLACED ? 2 : 0, | ||||
| 	       &de_bld_regs->out_ctl); | ||||
| 	writel(0, &de_bld_regs->ck_ctl); | ||||
| 
 | ||||
| 	writel(0xff000000, &de_bld_regs->attr[0].fcolor); | ||||
| 	writel(size, &de_bld_regs->attr[0].insize); | ||||
| 
 | ||||
| 	/* Disable all other units */ | ||||
| 	writel(0, de_mux_base + SUNXI_DE2_MUX_VSU_REGS); | ||||
| 	writel(0, de_mux_base + SUNXI_DE2_MUX_GSU1_REGS); | ||||
| 	writel(0, de_mux_base + SUNXI_DE2_MUX_GSU2_REGS); | ||||
| 	writel(0, de_mux_base + SUNXI_DE2_MUX_GSU3_REGS); | ||||
| 	writel(0, de_mux_base + SUNXI_DE2_MUX_FCE_REGS); | ||||
| 	writel(0, de_mux_base + SUNXI_DE2_MUX_BWS_REGS); | ||||
| 	writel(0, de_mux_base + SUNXI_DE2_MUX_LTI_REGS); | ||||
| 	writel(0, de_mux_base + SUNXI_DE2_MUX_PEAK_REGS); | ||||
| 	writel(0, de_mux_base + SUNXI_DE2_MUX_ASE_REGS); | ||||
| 	writel(0, de_mux_base + SUNXI_DE2_MUX_FCC_REGS); | ||||
| 	writel(0, de_mux_base + SUNXI_DE2_MUX_DCSC_REGS); | ||||
| 
 | ||||
| 	switch (bpp) { | ||||
| 	case 16: | ||||
| 		format = SUNXI_DE2_UI_CFG_ATTR_FMT(SUNXI_DE2_FORMAT_RGB_565); | ||||
| 		break; | ||||
| 	case 32: | ||||
| 	default: | ||||
| 		format = SUNXI_DE2_UI_CFG_ATTR_FMT(SUNXI_DE2_FORMAT_XRGB_8888); | ||||
| 		break; | ||||
| 	} | ||||
| 
 | ||||
| 	writel(SUNXI_DE2_UI_CFG_ATTR_EN | format, &de_ui_regs->cfg[0].attr); | ||||
| 	writel(size, &de_ui_regs->cfg[0].size); | ||||
| 	writel(0, &de_ui_regs->cfg[0].coord); | ||||
| 	writel((bpp / 8) * mode->hactive.typ, &de_ui_regs->cfg[0].pitch); | ||||
| 	writel(address, &de_ui_regs->cfg[0].top_laddr); | ||||
| 	writel(size, &de_ui_regs->ovl_size); | ||||
| 
 | ||||
| 	/* apply settings */ | ||||
| 	writel(1, &de_glb_regs->dbuff); | ||||
| } | ||||
| 
 | ||||
| static int sunxi_de2_init(struct udevice *dev, ulong fbbase, | ||||
| 			  enum video_log2_bpp l2bpp, | ||||
| 			  struct udevice *disp, int mux) | ||||
| { | ||||
| 	struct video_priv *uc_priv = dev_get_uclass_priv(dev); | ||||
| 	struct display_timing timing; | ||||
| 	struct display_plat *disp_uc_plat; | ||||
| 	int ret; | ||||
| 
 | ||||
| 	disp_uc_plat = dev_get_uclass_platdata(disp); | ||||
| 	debug("Using device '%s', disp_uc_priv=%p\n", disp->name, disp_uc_plat); | ||||
| 	if (display_in_use(disp)) { | ||||
| 		debug("   - device in use\n"); | ||||
| 		return -EBUSY; | ||||
| 	} | ||||
| 
 | ||||
| 	disp_uc_plat->source_id = mux; | ||||
| 
 | ||||
| 	ret = device_probe(disp); | ||||
| 	if (ret) { | ||||
| 		debug("%s: device '%s' display won't probe (ret=%d)\n", | ||||
| 		      __func__, dev->name, ret); | ||||
| 		return ret; | ||||
| 	} | ||||
| 
 | ||||
| 	ret = display_read_timing(disp, &timing); | ||||
| 	if (ret) { | ||||
| 		debug("%s: Failed to read timings\n", __func__); | ||||
| 		return ret; | ||||
| 	} | ||||
| 
 | ||||
| 	sunxi_de2_composer_init(); | ||||
| 	sunxi_de2_mode_set(mux, &timing, 1 << l2bpp, fbbase); | ||||
| 
 | ||||
| 	ret = display_enable(disp, 1 << l2bpp, &timing); | ||||
| 	if (ret) { | ||||
| 		debug("%s: Failed to enable display\n", __func__); | ||||
| 		return ret; | ||||
| 	} | ||||
| 
 | ||||
| 	uc_priv->xsize = timing.hactive.typ; | ||||
| 	uc_priv->ysize = timing.vactive.typ; | ||||
| 	uc_priv->bpix = l2bpp; | ||||
| 	debug("fb=%lx, size=%d %d\n", fbbase, uc_priv->xsize, uc_priv->ysize); | ||||
| 
 | ||||
| 	return 0; | ||||
| } | ||||
| 
 | ||||
| static int sunxi_de2_probe(struct udevice *dev) | ||||
| { | ||||
| 	struct video_uc_platdata *plat = dev_get_uclass_platdata(dev); | ||||
| 	struct udevice *disp; | ||||
| 	int ret; | ||||
| 	int mux; | ||||
| 
 | ||||
| 	/* Before relocation we don't need to do anything */ | ||||
| 	if (!(gd->flags & GD_FLG_RELOC)) | ||||
| 		return 0; | ||||
| 
 | ||||
| 	ret = uclass_find_device_by_name(UCLASS_DISPLAY, | ||||
| 					 "sunxi_dw_hdmi", &disp); | ||||
| 	if (ret) { | ||||
| 		debug("%s: hdmi display not found (ret=%d)\n", __func__, ret); | ||||
| 		return ret; | ||||
| 	} | ||||
| 
 | ||||
| 	if (IS_ENABLED(CONFIG_MACH_SUNXI_H3_H5)) | ||||
| 		mux = 0; | ||||
| 	else | ||||
| 		mux = 1; | ||||
| 
 | ||||
| 	ret = sunxi_de2_init(dev, plat->base, VIDEO_BPP32, disp, mux); | ||||
| 	if (ret) | ||||
| 		return ret; | ||||
| 
 | ||||
| 	video_set_flush_dcache(dev, 1); | ||||
| 
 | ||||
| 	return 0; | ||||
| } | ||||
| 
 | ||||
| static int sunxi_de2_bind(struct udevice *dev) | ||||
| { | ||||
| 	struct video_uc_platdata *plat = dev_get_uclass_platdata(dev); | ||||
| 
 | ||||
| 	plat->size = LCD_MAX_WIDTH * LCD_MAX_HEIGHT * | ||||
| 		(1 << LCD_MAX_LOG2_BPP) / 8; | ||||
| 
 | ||||
| 	return 0; | ||||
| } | ||||
| 
 | ||||
| static const struct video_ops sunxi_de2_ops = { | ||||
| }; | ||||
| 
 | ||||
| U_BOOT_DRIVER(sunxi_de2) = { | ||||
| 	.name	= "sunxi_de2", | ||||
| 	.id	= UCLASS_VIDEO, | ||||
| 	.ops	= &sunxi_de2_ops, | ||||
| 	.bind	= sunxi_de2_bind, | ||||
| 	.probe	= sunxi_de2_probe, | ||||
| 	.flags	= DM_FLAG_PRE_RELOC, | ||||
| }; | ||||
| 
 | ||||
| U_BOOT_DEVICE(sunxi_de2) = { | ||||
| 	.name = "sunxi_de2" | ||||
| }; | ||||
|  | @ -0,0 +1,389 @@ | |||
| /*
 | ||||
|  * Allwinner DW HDMI bridge | ||||
|  * | ||||
|  * (C) Copyright 2017 Jernej Skrabec <jernej.skrabec@siol.net> | ||||
|  * | ||||
|  * SPDX-License-Identifier:	GPL-2.0+ | ||||
|  */ | ||||
| 
 | ||||
| #include <common.h> | ||||
| #include <display.h> | ||||
| #include <dm.h> | ||||
| #include <dw_hdmi.h> | ||||
| #include <edid.h> | ||||
| #include <asm/io.h> | ||||
| #include <asm/arch/clock.h> | ||||
| #include <asm/arch/lcdc.h> | ||||
| 
 | ||||
| struct sunxi_dw_hdmi_priv { | ||||
| 	struct dw_hdmi hdmi; | ||||
| 	int mux; | ||||
| }; | ||||
| 
 | ||||
| struct sunxi_hdmi_phy { | ||||
| 	u32 pol; | ||||
| 	u32 res1[3]; | ||||
| 	u32 read_en; | ||||
| 	u32 unscramble; | ||||
| 	u32 res2[2]; | ||||
| 	u32 ctrl; | ||||
| 	u32 unk1; | ||||
| 	u32 unk2; | ||||
| 	u32 pll; | ||||
| 	u32 clk; | ||||
| 	u32 unk3; | ||||
| 	u32 status; | ||||
| }; | ||||
| 
 | ||||
| #define HDMI_PHY_OFFS 0x10000 | ||||
| 
 | ||||
| static int sunxi_dw_hdmi_get_divider(uint clock) | ||||
| { | ||||
| 	/*
 | ||||
| 	 * Due to missing documentaion of HDMI PHY, we know correct | ||||
| 	 * settings only for following four PHY dividers. Select one | ||||
| 	 * based on clock speed. | ||||
| 	 */ | ||||
| 	if (clock <= 27000000) | ||||
| 		return 11; | ||||
| 	else if (clock <= 74250000) | ||||
| 		return 4; | ||||
| 	else if (clock <= 148500000) | ||||
| 		return 2; | ||||
| 	else | ||||
| 		return 1; | ||||
| } | ||||
| 
 | ||||
| static void sunxi_dw_hdmi_phy_init(void) | ||||
| { | ||||
| 	struct sunxi_hdmi_phy * const phy = | ||||
| 		(struct sunxi_hdmi_phy *)(SUNXI_HDMI_BASE + HDMI_PHY_OFFS); | ||||
| 	unsigned long tmo; | ||||
| 	u32 tmp; | ||||
| 
 | ||||
| 	/*
 | ||||
| 	 * HDMI PHY settings are taken as-is from Allwinner BSP code. | ||||
| 	 * There is no documentation. | ||||
| 	 */ | ||||
| 	writel(0, &phy->ctrl); | ||||
| 	setbits_le32(&phy->ctrl, BIT(0)); | ||||
| 	udelay(5); | ||||
| 	setbits_le32(&phy->ctrl, BIT(16)); | ||||
| 	setbits_le32(&phy->ctrl, BIT(1)); | ||||
| 	udelay(10); | ||||
| 	setbits_le32(&phy->ctrl, BIT(2)); | ||||
| 	udelay(5); | ||||
| 	setbits_le32(&phy->ctrl, BIT(3)); | ||||
| 	udelay(40); | ||||
| 	setbits_le32(&phy->ctrl, BIT(19)); | ||||
| 	udelay(100); | ||||
| 	setbits_le32(&phy->ctrl, BIT(18)); | ||||
| 	setbits_le32(&phy->ctrl, 7 << 4); | ||||
| 
 | ||||
| 	/* Note that Allwinner code doesn't fail in case of timeout */ | ||||
| 	tmo = timer_get_us() + 2000; | ||||
| 	while ((readl(&phy->status) & 0x80) == 0) { | ||||
| 		if (timer_get_us() > tmo) { | ||||
| 			printf("Warning: HDMI PHY init timeout!\n"); | ||||
| 			break; | ||||
| 		} | ||||
| 	} | ||||
| 
 | ||||
| 	setbits_le32(&phy->ctrl, 0xf << 8); | ||||
| 	setbits_le32(&phy->ctrl, BIT(7)); | ||||
| 
 | ||||
| 	writel(0x39dc5040, &phy->pll); | ||||
| 	writel(0x80084343, &phy->clk); | ||||
| 	udelay(10000); | ||||
| 	writel(1, &phy->unk3); | ||||
| 	setbits_le32(&phy->pll, BIT(25)); | ||||
| 	udelay(100000); | ||||
| 	tmp = (readl(&phy->status) & 0x1f800) >> 11; | ||||
| 	setbits_le32(&phy->pll, BIT(31) | BIT(30)); | ||||
| 	setbits_le32(&phy->pll, tmp); | ||||
| 	writel(0x01FF0F7F, &phy->ctrl); | ||||
| 	writel(0x80639000, &phy->unk1); | ||||
| 	writel(0x0F81C405, &phy->unk2); | ||||
| 
 | ||||
| 	/* enable read access to HDMI controller */ | ||||
| 	writel(0x54524545, &phy->read_en); | ||||
| 	/* descramble register offsets */ | ||||
| 	writel(0x42494E47, &phy->unscramble); | ||||
| } | ||||
| 
 | ||||
| static int sunxi_dw_hdmi_get_plug_in_status(void) | ||||
| { | ||||
| 	struct sunxi_hdmi_phy * const phy = | ||||
| 		(struct sunxi_hdmi_phy *)(SUNXI_HDMI_BASE + HDMI_PHY_OFFS); | ||||
| 
 | ||||
| 	return !!(readl(&phy->status) & (1 << 19)); | ||||
| } | ||||
| 
 | ||||
| static int sunxi_dw_hdmi_wait_for_hpd(void) | ||||
| { | ||||
| 	ulong start; | ||||
| 
 | ||||
| 	start = get_timer(0); | ||||
| 	do { | ||||
| 		if (sunxi_dw_hdmi_get_plug_in_status()) | ||||
| 			return 0; | ||||
| 		udelay(100); | ||||
| 	} while (get_timer(start) < 300); | ||||
| 
 | ||||
| 	return -1; | ||||
| } | ||||
| 
 | ||||
| static void sunxi_dw_hdmi_phy_set(uint clock) | ||||
| { | ||||
| 	struct sunxi_hdmi_phy * const phy = | ||||
| 		(struct sunxi_hdmi_phy *)(SUNXI_HDMI_BASE + HDMI_PHY_OFFS); | ||||
| 	int div = sunxi_dw_hdmi_get_divider(clock); | ||||
| 	u32 tmp; | ||||
| 
 | ||||
| 	/*
 | ||||
| 	 * Unfortunately, we don't know much about those magic | ||||
| 	 * numbers. They are taken from Allwinner BSP driver. | ||||
| 	 */ | ||||
| 	switch (div) { | ||||
| 	case 1: | ||||
| 		writel(0x30dc5fc0, &phy->pll); | ||||
| 		writel(0x800863C0, &phy->clk); | ||||
| 		mdelay(10); | ||||
| 		writel(0x00000001, &phy->unk3); | ||||
| 		setbits_le32(&phy->pll, BIT(25)); | ||||
| 		mdelay(200); | ||||
| 		tmp = (readl(&phy->status) & 0x1f800) >> 11; | ||||
| 		setbits_le32(&phy->pll, BIT(31) | BIT(30)); | ||||
| 		if (tmp < 0x3d) | ||||
| 			setbits_le32(&phy->pll, tmp + 2); | ||||
| 		else | ||||
| 			setbits_le32(&phy->pll, 0x3f); | ||||
| 		mdelay(100); | ||||
| 		writel(0x01FFFF7F, &phy->ctrl); | ||||
| 		writel(0x8063b000, &phy->unk1); | ||||
| 		writel(0x0F8246B5, &phy->unk2); | ||||
| 		break; | ||||
| 	case 2: | ||||
| 		writel(0x39dc5040, &phy->pll); | ||||
| 		writel(0x80084381, &phy->clk); | ||||
| 		mdelay(10); | ||||
| 		writel(0x00000001, &phy->unk3); | ||||
| 		setbits_le32(&phy->pll, BIT(25)); | ||||
| 		mdelay(100); | ||||
| 		tmp = (readl(&phy->status) & 0x1f800) >> 11; | ||||
| 		setbits_le32(&phy->pll, BIT(31) | BIT(30)); | ||||
| 		setbits_le32(&phy->pll, tmp); | ||||
| 		writel(0x01FFFF7F, &phy->ctrl); | ||||
| 		writel(0x8063a800, &phy->unk1); | ||||
| 		writel(0x0F81C485, &phy->unk2); | ||||
| 		break; | ||||
| 	case 4: | ||||
| 		writel(0x39dc5040, &phy->pll); | ||||
| 		writel(0x80084343, &phy->clk); | ||||
| 		mdelay(10); | ||||
| 		writel(0x00000001, &phy->unk3); | ||||
| 		setbits_le32(&phy->pll, BIT(25)); | ||||
| 		mdelay(100); | ||||
| 		tmp = (readl(&phy->status) & 0x1f800) >> 11; | ||||
| 		setbits_le32(&phy->pll, BIT(31) | BIT(30)); | ||||
| 		setbits_le32(&phy->pll, tmp); | ||||
| 		writel(0x01FFFF7F, &phy->ctrl); | ||||
| 		writel(0x8063b000, &phy->unk1); | ||||
| 		writel(0x0F81C405, &phy->unk2); | ||||
| 		break; | ||||
| 	case 11: | ||||
| 		writel(0x39dc5040, &phy->pll); | ||||
| 		writel(0x8008430a, &phy->clk); | ||||
| 		mdelay(10); | ||||
| 		writel(0x00000001, &phy->unk3); | ||||
| 		setbits_le32(&phy->pll, BIT(25)); | ||||
| 		mdelay(100); | ||||
| 		tmp = (readl(&phy->status) & 0x1f800) >> 11; | ||||
| 		setbits_le32(&phy->pll, BIT(31) | BIT(30)); | ||||
| 		setbits_le32(&phy->pll, tmp); | ||||
| 		writel(0x01FFFF7F, &phy->ctrl); | ||||
| 		writel(0x8063b000, &phy->unk1); | ||||
| 		writel(0x0F81C405, &phy->unk2); | ||||
| 		break; | ||||
| 	} | ||||
| } | ||||
| 
 | ||||
| static void sunxi_dw_hdmi_pll_set(uint clk_khz) | ||||
| { | ||||
| 	int value, n, m, div = 0, diff; | ||||
| 	int best_n = 0, best_m = 0, best_diff = 0x0FFFFFFF; | ||||
| 
 | ||||
| 	div = sunxi_dw_hdmi_get_divider(clk_khz * 1000); | ||||
| 
 | ||||
| 	/*
 | ||||
| 	 * Find the lowest divider resulting in a matching clock. If there | ||||
| 	 * is no match, pick the closest lower clock, as monitors tend to | ||||
| 	 * not sync to higher frequencies. | ||||
| 	 */ | ||||
| 	for (m = 1; m <= 16; m++) { | ||||
| 		n = (m * div * clk_khz) / 24000; | ||||
| 
 | ||||
| 		if ((n >= 1) && (n <= 128)) { | ||||
| 			value = (24000 * n) / m / div; | ||||
| 			diff = clk_khz - value; | ||||
| 			if (diff < best_diff) { | ||||
| 				best_diff = diff; | ||||
| 				best_m = m; | ||||
| 				best_n = n; | ||||
| 			} | ||||
| 		} | ||||
| 	} | ||||
| 
 | ||||
| 	clock_set_pll3_factors(best_m, best_n); | ||||
| 	debug("dotclock: %dkHz = %dkHz: (24MHz * %d) / %d / %d\n", | ||||
| 	      clk_khz, (clock_get_pll3() / 1000) / div, | ||||
| 	      best_n, best_m, div); | ||||
| } | ||||
| 
 | ||||
| static void sunxi_dw_hdmi_lcdc_init(int mux, const struct display_timing *edid, | ||||
| 				    int bpp) | ||||
| { | ||||
| 	struct sunxi_ccm_reg * const ccm = | ||||
| 		(struct sunxi_ccm_reg *)SUNXI_CCM_BASE; | ||||
| 	int div = sunxi_dw_hdmi_get_divider(edid->pixelclock.typ); | ||||
| 	struct sunxi_lcdc_reg *lcdc; | ||||
| 
 | ||||
| 	if (mux == 0) { | ||||
| 		lcdc = (struct sunxi_lcdc_reg *)SUNXI_LCD0_BASE; | ||||
| 
 | ||||
| 		/* Reset off */ | ||||
| 		setbits_le32(&ccm->ahb_reset1_cfg, 1 << AHB_RESET_OFFSET_LCD0); | ||||
| 
 | ||||
| 		/* Clock on */ | ||||
| 		setbits_le32(&ccm->ahb_gate1, 1 << AHB_GATE_OFFSET_LCD0); | ||||
| 		writel(CCM_LCD0_CTRL_GATE | CCM_LCD0_CTRL_M(div), | ||||
| 		       &ccm->lcd0_clk_cfg); | ||||
| 	} else { | ||||
| 		lcdc = (struct sunxi_lcdc_reg *)SUNXI_LCD1_BASE; | ||||
| 
 | ||||
| 		/* Reset off */ | ||||
| 		setbits_le32(&ccm->ahb_reset1_cfg, 1 << AHB_RESET_OFFSET_LCD1); | ||||
| 
 | ||||
| 		/* Clock on */ | ||||
| 		setbits_le32(&ccm->ahb_gate1, 1 << AHB_GATE_OFFSET_LCD1); | ||||
| 		writel(CCM_LCD1_CTRL_GATE | CCM_LCD1_CTRL_M(div), | ||||
| 		       &ccm->lcd1_clk_cfg); | ||||
| 	} | ||||
| 
 | ||||
| 	lcdc_init(lcdc); | ||||
| 	lcdc_tcon1_mode_set(lcdc, edid, false, false); | ||||
| 	lcdc_enable(lcdc, bpp); | ||||
| } | ||||
| 
 | ||||
| static int sunxi_dw_hdmi_phy_cfg(struct dw_hdmi *hdmi, uint mpixelclock) | ||||
| { | ||||
| 	sunxi_dw_hdmi_pll_set(mpixelclock/1000); | ||||
| 	sunxi_dw_hdmi_phy_set(mpixelclock); | ||||
| 
 | ||||
| 	return 0; | ||||
| } | ||||
| 
 | ||||
| static int sunxi_dw_hdmi_read_edid(struct udevice *dev, u8 *buf, int buf_size) | ||||
| { | ||||
| 	struct sunxi_dw_hdmi_priv *priv = dev_get_priv(dev); | ||||
| 
 | ||||
| 	return dw_hdmi_read_edid(&priv->hdmi, buf, buf_size); | ||||
| } | ||||
| 
 | ||||
| static int sunxi_dw_hdmi_enable(struct udevice *dev, int panel_bpp, | ||||
| 				const struct display_timing *edid) | ||||
| { | ||||
| 	struct sunxi_hdmi_phy * const phy = | ||||
| 		(struct sunxi_hdmi_phy *)(SUNXI_HDMI_BASE + HDMI_PHY_OFFS); | ||||
| 	struct sunxi_dw_hdmi_priv *priv = dev_get_priv(dev); | ||||
| 	int ret; | ||||
| 
 | ||||
| 	ret = dw_hdmi_enable(&priv->hdmi, edid); | ||||
| 	if (ret) | ||||
| 		return ret; | ||||
| 
 | ||||
| 	sunxi_dw_hdmi_lcdc_init(priv->mux, edid, panel_bpp); | ||||
| 
 | ||||
| 	/*
 | ||||
| 	 * Condition in original code is a bit weird. This is attempt | ||||
| 	 * to make it more reasonable and it works. It could be that | ||||
| 	 * bits and conditions are related and should be separated. | ||||
| 	 */ | ||||
| 	if (!((edid->flags & DISPLAY_FLAGS_HSYNC_HIGH) && | ||||
| 	      (edid->flags & DISPLAY_FLAGS_VSYNC_HIGH))) { | ||||
| 		setbits_le32(&phy->pol, 0x300); | ||||
| 	} | ||||
| 
 | ||||
| 	setbits_le32(&phy->ctrl, 0xf << 12); | ||||
| 
 | ||||
| 	/*
 | ||||
| 	 * This is last hdmi access before boot, so scramble addresses | ||||
| 	 * again or othwerwise BSP driver won't work. Dummy read is | ||||
| 	 * needed or otherwise last write doesn't get written correctly. | ||||
| 	 */ | ||||
| 	(void)readb(SUNXI_HDMI_BASE); | ||||
| 	writel(0, &phy->unscramble); | ||||
| 
 | ||||
| 	return 0; | ||||
| } | ||||
| 
 | ||||
| static int sunxi_dw_hdmi_probe(struct udevice *dev) | ||||
| { | ||||
| 	struct display_plat *uc_plat = dev_get_uclass_platdata(dev); | ||||
| 	struct sunxi_dw_hdmi_priv *priv = dev_get_priv(dev); | ||||
| 	struct sunxi_ccm_reg * const ccm = | ||||
| 		(struct sunxi_ccm_reg *)SUNXI_CCM_BASE; | ||||
| 	int ret; | ||||
| 
 | ||||
| 	/* Set pll3 to 297 MHz */ | ||||
| 	clock_set_pll3(297000000); | ||||
| 
 | ||||
| 	/* Set hdmi parent to pll3 */ | ||||
| 	clrsetbits_le32(&ccm->hdmi_clk_cfg, CCM_HDMI_CTRL_PLL_MASK, | ||||
| 			CCM_HDMI_CTRL_PLL3); | ||||
| 
 | ||||
| 	/* Set ahb gating to pass */ | ||||
| 	setbits_le32(&ccm->ahb_reset1_cfg, 1 << AHB_RESET_OFFSET_HDMI); | ||||
| 	setbits_le32(&ccm->ahb_reset1_cfg, 1 << AHB_RESET_OFFSET_HDMI2); | ||||
| 	setbits_le32(&ccm->ahb_gate1, 1 << AHB_GATE_OFFSET_HDMI); | ||||
| 	setbits_le32(&ccm->hdmi_slow_clk_cfg, CCM_HDMI_SLOW_CTRL_DDC_GATE); | ||||
| 
 | ||||
| 	/* Clock on */ | ||||
| 	setbits_le32(&ccm->hdmi_clk_cfg, CCM_HDMI_CTRL_GATE); | ||||
| 
 | ||||
| 	sunxi_dw_hdmi_phy_init(); | ||||
| 
 | ||||
| 	ret = sunxi_dw_hdmi_wait_for_hpd(); | ||||
| 	if (ret < 0) { | ||||
| 		debug("hdmi can not get hpd signal\n"); | ||||
| 		return -1; | ||||
| 	} | ||||
| 
 | ||||
| 	priv->hdmi.ioaddr = SUNXI_HDMI_BASE; | ||||
| 	priv->hdmi.i2c_clk_high = 0xd8; | ||||
| 	priv->hdmi.i2c_clk_low = 0xfe; | ||||
| 	priv->hdmi.reg_io_width = 1; | ||||
| 	priv->hdmi.phy_set = sunxi_dw_hdmi_phy_cfg; | ||||
| 	priv->mux = uc_plat->source_id; | ||||
| 
 | ||||
| 	dw_hdmi_init(&priv->hdmi); | ||||
| 
 | ||||
| 	return 0; | ||||
| } | ||||
| 
 | ||||
| static const struct dm_display_ops sunxi_dw_hdmi_ops = { | ||||
| 	.read_edid = sunxi_dw_hdmi_read_edid, | ||||
| 	.enable = sunxi_dw_hdmi_enable, | ||||
| }; | ||||
| 
 | ||||
| U_BOOT_DRIVER(sunxi_dw_hdmi) = { | ||||
| 	.name	= "sunxi_dw_hdmi", | ||||
| 	.id	= UCLASS_DISPLAY, | ||||
| 	.ops	= &sunxi_dw_hdmi_ops, | ||||
| 	.probe	= sunxi_dw_hdmi_probe, | ||||
| 	.priv_auto_alloc_size = sizeof(struct sunxi_dw_hdmi_priv), | ||||
| }; | ||||
| 
 | ||||
| U_BOOT_DEVICE(sunxi_dw_hdmi) = { | ||||
| 	.name = "sunxi_dw_hdmi" | ||||
| }; | ||||
|  | @ -211,11 +211,13 @@ | |||
| #if defined CONFIG_I2C0_ENABLE || defined CONFIG_I2C1_ENABLE || \ | ||||
|     defined CONFIG_I2C2_ENABLE || defined CONFIG_I2C3_ENABLE || \ | ||||
|     defined CONFIG_I2C4_ENABLE || defined CONFIG_R_I2C_ENABLE | ||||
| #define CONFIG_SYS_I2C | ||||
| #define CONFIG_SYS_I2C_MVTWSI | ||||
| #ifndef CONFIG_DM_I2C | ||||
| #define CONFIG_SYS_I2C | ||||
| #define CONFIG_SYS_I2C_SPEED		400000 | ||||
| #define CONFIG_SYS_I2C_SLAVE		0x7f | ||||
| #endif | ||||
| #endif | ||||
| 
 | ||||
| #if defined CONFIG_VIDEO_LCD_PANEL_I2C && !(defined CONFIG_SPL_BUILD) | ||||
| #define CONFIG_SYS_I2C_SOFT | ||||
|  | @ -473,6 +475,11 @@ extern int soft_i2c_gpio_scl; | |||
| #define CONSOLE_STDOUT_SETTINGS \ | ||||
| 	"stdout=serial,vga\0" \ | ||||
| 	"stderr=serial,vga\0" | ||||
| #elif CONFIG_DM_VIDEO | ||||
| #define CONFIG_SYS_WHITE_ON_BLACK | ||||
| #define CONSOLE_STDOUT_SETTINGS \ | ||||
| 	"stdout=serial,vidconsole\0" \ | ||||
| 	"stderr=serial,vidconsole\0" | ||||
| #else | ||||
| #define CONSOLE_STDOUT_SETTINGS \ | ||||
| 	"stdout=serial\0" \ | ||||
|  |  | |||
		Loading…
	
		Reference in New Issue