nbhw18: fpga pin mapping fix
This commit is contained in:
parent
44e0aea765
commit
eedaeaa440
|
|
@ -47,6 +47,7 @@
|
||||||
spi-sdo = <&gpio1 6 0>; /* SDO slave data out */
|
spi-sdo = <&gpio1 6 0>; /* SDO slave data out */
|
||||||
spi-sck = <&gpio1 7 0>; /* SCK */
|
spi-sck = <&gpio1 7 0>; /* SCK */
|
||||||
spi-sdi = <&gpio1 8 0>; /* SDI slave data in */
|
spi-sdi = <&gpio1 8 0>; /* SDI slave data in */
|
||||||
|
fpga-reset = <&gpio0 19 0>; /* FPGA reset */
|
||||||
fpga-reset-logic = <&gpio1 12 0>; /* FPGA reset logic (after load)*/
|
fpga-reset-logic = <&gpio1 12 0>; /* FPGA reset logic (after load)*/
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
||||||
|
|
@ -18,8 +18,7 @@
|
||||||
|
|
||||||
soc {
|
soc {
|
||||||
gpiofpga: gpio@fd0000000 {
|
gpiofpga: gpio@fd0000000 {
|
||||||
fpga-reset = <&gpio0 19 0>; /* FPGA reset */
|
fpga-cdone = <&gpio0 29 0>; /* FPGA cdone HW V1 */
|
||||||
fpga-cdone = <&gpio0 29 0>; /* FPGA cdone */
|
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
|
||||||
|
|
@ -18,8 +18,7 @@
|
||||||
|
|
||||||
soc {
|
soc {
|
||||||
gpiofpga: gpio@fd0000000 {
|
gpiofpga: gpio@fd0000000 {
|
||||||
fpga-reset = <&gpio0 19 0>; /* FPGA reset */
|
fpga-cdone = <&gpio0 29 0>; /* FPGA cdone HW V1 (TODO: For V2 use 21 instead of 29. Cannot change it while still using old hw due to conflict with eth phy reset. ) */
|
||||||
fpga-cdone = <&gpio0 21 0>; /* FPGA cdone */
|
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
|
||||||
Loading…
Reference in New Issue